

## طراحی کامپیوتری سیستم های دیجیتال تمرین شماره 3 پاییز 1400

1 - یك حافظه با دو درگاه ( dual port ) تعریف كنید، كه یك درگاه آن مخصوص نوشتن داده در لبه بالا رونده كلاک و درگاه دیگر مخصوص خواندن داده است و خواندن داده از حافظه به دو صورت زیر باشد :

الف - وابسته به کلاک نبوده و خروجي با تغییر آدرس خواندن در همان لحظه عوض شود. (Read Asynchronous) ب - در لبه بالا رونده کلاک روي درگاه ب - در لبه بالا رونده کلاک روي درگاه خروجي رجيستر شود.

2 يكي از مباحث مهم در پياده سازي لايه هاي فيزيكي سيستم هاي انتقال داده، تشخيص دنباله هاي خاص در رشته هاي پيوسته ورودي داده ميباشد .در اين مسأله يك شناساگر دنباله ( detector sequence ) براي دنباله ... 3,0,1,2... از چپ به راست پياده سازي كنيد ( ورودي شناساگر يك عدد دو بيتي بدون علامت است ) توجه كنيد كه شناساگر را بايد به شكل يك FSM توصيف كنيد و نيازي به طراحي مدار در سطح پايين نيست .ضمنا پياده سازي اين مسأله به هر دو شكل Moore wealy

3 - يك مدار Register Shift 4 بيتي با قابليتهاي reset و Load Parallel و Load Parallel تعريف كنيد . براي ورود داده ورودي يك بيتي ShiftIn و براي خروج داده خروجي يك بيتي ShiftOut را در نظر بگيريد .اولويت سيگنالهاي كنترلي مدار به ترتيب زير است:

Shift right-4 Shift Left-3 Parallel Load-2 reset-1

اولویت Left Shift و Right Shift را جا به جا کنید.

تغییراتی را اعمال کنید که اولویت سیگنال های کنترلی عوض نشود، اما چنانچه سیگنال های Reset و Load Parallel هر دو صفر و سیگنال های Left Shift و Right Shift هر دو یك باشند، محتوی و خروجی Register Shift بدون تغییر باقی بماند.

4 - یك مدار ضرب كننده با شرایط زیربنویسید:

 $\rightarrow$  ورودي هاي آن دو عدد 8 بيتي بدون علامت باشد.

 $\rightarrow$  ساختار آن داراي 2 مرحله pipeline باشد ( تأخير ورودي به خروجي 2 كلاك است .) به كمك كد نويسي و قابليت  $\times$  which pipeline (توضيحات كلاس درس) XST Xilinx

 $\rightarrow$  به نام Synthesis Attribute به نام ( به کمک Synthesis Attribute به نام ( به کمک MULT\_STYLE به نام ( MULT\_STYLE

الف – نمایش عدد اعشاری 7.5 به صورت Floating point مطابق با استاندار د TEEE 754 Single-Precision ( با نمایش تمامی مراحل محاسبات ) به دست اورید .

ب – اگر بخواهیم در یک سیستم مبتنی بر FPGA دو عدد  $^{-45}$  1.25 ( یک و بیست و پنج صدم ضربدر ده به توان منفی چهل و پنج ) و  $^{-64}$  6.25 ( و پنج ) و  $^{-64}$  6.25 ( منفی شش و بیست و پنج صدم ضربدر ده به توان منفی چهل و شش ) را به فرمت  $^{-45}$  دمایش دهیم و حاصل جمع را به دست اوریم . ابتدا توضیح دهید چطور میتوان این اعداد را نمایش داد و سپس حاصل جمع را به دست اورید .

موفق باشيد

نیم گریدری:
محمد حسین اله اکبری
بهاره شیرکانی
محمد عباسی